Sorrendi (szekvenciális)hálózatok tervezése

Slides:



Advertisements
Hasonló előadás
NEURONHÁLÓK.
Advertisements

(Digitális rendszertechnika)
Digitális technika.
Digitális technika Hazárdok.
Digitális technika II. Rész: Sorrendi hálózatok
Digitális elektronika
PIC mikrokontrollerek
Védelmi Alapkapcsolások
Alapvető digitális logikai áramkörök
Az integrált áramkörök (IC-k) tervezése
Az integrált áramkörökben (IC-kben) használatos alapáramkörök
Az előadásokon oldandók meg. (Szimulációs modell is tartozik hozzájuk)
Az MVC tervezési minta 2. előadás.
MIKROELEKTRONIKA, VIEEA306
Kötelező alapkérdések
Kalman-féle rendszer definíció
Állapotgépek (state machines)
Készítette: Glisics Sándor
Az integrált áramkörök méréstechnikája
Az igazolás Igazolás (verification) Igazolás (verification) Próbapad (vizsgálati összeállítás) Próbapad (vizsgálati összeállítás) Órajel előállítás Órajel.
Nemlinearitás: a bináris technika alapja
Ez a dokumentum az Európai Unió pénzügyi támogatásával valósult meg. A dokumentum tartalmáért teljes mértékben Szegedi Tudományegyetem vállalja a felelősséget,
MI 2003/ Alakfelismerés - még egy megközelítés: még kevesebbet tudunk. Csak a mintánk adott, de címkék nélkül. Csoportosítás (klaszterezés, clustering).
Bevezetés a digitális technikába
Digitális hálózatok dr. Keresztes Péter
Szintézis Keresztes Péter, 2005 A GAJSKI-KUHN DIAGRAM Alapelv: Rendezzük a digitális- rendszerek leírásait célok és szintek szerint.
Kovalens kötés a szilícium-kristályrácsban
Digitális rendszerek I. c
Mikroszámítógépek I 8085 processzor.
Bináris ki- és bemenetű CNN template-ek tervezése
A RobotinoView programozása
Hardver alapismeretek
II.) Szekvenciális digitális áramkörök
FPGA & Verilog ismertető
Magas szintű hardware szintézis
Gépi tanulás Tanuló ágens, döntési fák, általános logikai leirások tanulása.
Integrált áramkörök tesztelése (minőségellenőrzés)
Digitális rendszerek II.
Információ, adat, jel, kód
Alapfogalmak.
A pneumatika alapjai A pneumatikában alkalmazott építőelemek és működésük vezérlő elemek (szelepek)
PowerQuattro Rt Budapest, János utca175.
Vezérlés Ha a szakasz modellezhető csupa kétállapotú jellel, akkor mindig alkalmazható vezérlés. Lehet analóg jellemző (nyomás, szint, stb.), de a modellhez.
BEVEZETŐ Dr. Turóczi Antal
Processzor, alaplap, memória
Digitális hálózatok Somogyi Miklós.
Szabályozási Rendszerek 2014/2015, őszi szemeszter Előadás Automatizálási tanszék.
Nagy Szilvia 13. Konvolúciós kódolás
UML modellezés 3. előadás
Gráf szélességi bejárása. A szélességi bejárás elmélete Célja egy véges gráf összes csúcsának bejárása a kezdőcsúcstól való távolságuk szerinti növekvő.
OPERÁCIÓKUTATÁS TÖBBCÉLÚ PROGRAMOZÁS. Operáció kutatás Több célú programozás A * x  b C T * x = max, ahol x  0. Alap összefüggés: C T 1 * x = max C.
Modellek a számítógép megismeréshez Takács Béla
1 TÁROLÓ ÁRAMKÖRÖK TAKÁCS BÉLA Mi történik, ha két invertert az alábbi módon összekapcsolunk? Ki1/Be2 Ki2/be A kapcsolásnak.
A pneumatika alapjai 2. A pneumatikában alkalmazott építőelemek és működésük vezérlő elemek (szelepek) PTE PMMFK.
Sz&p prof.
FPGA oktatás az Óbudai Egyetemen
A Logikai Analizátor általános leírása
PLC PROGRAMOZÁS Gyakorlat
Jelformáló és jelelőállító elemek
Tároló tulajdonságú logikai hálózatok
Szekvenciális hálózatok
Kockázat és megbízhatóság
Programozható áramkörök
Példa: Dinteger = {..., -1,0,1,...}; Dboolean = {true, false};
Programozható áramkörök használata
1. Írja fel bináris, hexadecimális és BCD alakban a decimális 111-et
Grosz Imre f. doc. Sorrendi áramkörök
Programozható áramkörök
Jelformáló és jelelőállító elemek
A digitális technika alapjai
Előadás másolata:

Sorrendi (szekvenciális)hálózatok tervezése ELEMI SORRENDI HÁLÓZATOK, TÁROLÓK. Olyan egyszerű logikai elemeket ismerünk meg, amelyeket a sorrendi (szekvenciális) hálózatok építőelemeiként fogunk felhasználni. Ezeket az áramköröket összefoglaló néven tárolóknak nevezzük. A szekvenciális hálózatok általános tulajdonságait, tervezésük általános módszereit a tárolók megismerése után tanulmányozzuk.

S-R tároló működése és igazság-táblái

Az S-R tároló állapot-átmeneti táblája

K-tábla az S-R tároló megvalósítására

Az S-R tároló realizációi

D-G tároló

A D-G tároló állapottáblája és hazárdmentes realizációja

A D-G tároló egy másik alakja

D-G állapot-átmenet többszörös bemeneti váltás esetén Legjobb, ha megtiltjuk, a többszörös bemeneti váltásokat, azaz egyszerre csak egyetlen egy bemeneti jel értéke változhat meg.

Kísérlet közvetlen visszacsatolású J-K tároló megvalósítására

D Mester-Szolga tároló

Kétfázisú órajellek működő D-MS tároló (flip-flop)

Élvezérelt D-MS flip-flop

J-K MS flip-flop igazságtáblái

A J-K MS flip-flop megvalósítása D-MS tárolóval

Flip-flopok szimbólumai

A kombinációs hálózat matematikai modelljei

A szekvenciális hálózat modelljei

Egy finomabb, időviszonyokat is kifejező modell

A Mealy és a Moore modell MEALY MODELL MOORE-MODELL

Aszinkron tároló modellek : közvetlen és S-R visszacsatolás

Szinkron hálózatok : D-MS és J-K --MS visszacsatolások

Az első szinkron hálózattervezési minta-feladat Egy hálózatra egy órajel ütemében az X1, X2 jelek érkeznek. A hálózatnak a Z kimenetén jeleznie kell, ha a két bemenet kétszer egymás után azonos logikai szintű. Tervezzük meg J-K-MS tárolókkal!

Az állapotgráf és az állapottábla __ __ e = X1 X2 + X1 X2

A D-MS ff vezérlési táblája

A J-K MS ff vezérlési táblája

A feladat táblái

Megoldás K-táblán

A realizáció

Moore-modell

A Moore-modell táblái

A Moore-modell K-táblái

A Moore-modell realizációja

Az első aszinkron hálózat tervezési mintafeladat Közvetlenül visszacsatolt kombinációs hálózattal tervezzünk olyan egy-bemenetű (X) és egy-kimenetű (Z) hálózatot, amelynek kimenetén a szint mindannyiszor ellenkezőjére vált, ahányszor X magas szintről alacsonyra vált. Bekapcsolás után a hálózat az X=0 bemenetnél Z = 0 kimenetet szolgáltasson.

Időzítési diagram és előzetes szimbolikus állapottábla

A feladat állapotainak kódolása és kódolt állapottáblája Négy belső állapotot két szekunder változóval kódolhatunk. Egy lehetséges és kézenfekvő kód-kiosztás lehet a következő : a  0 0 b  0 1 c  1 0 d  1 1

Az első ASZ feladat kódolt állapottáblája

Egy ideális és egy valóságos állapot-átmenet

Egy jó állapotkódolás és kódolt tábla c  1 1 d  1 0

Az első aszinkron feladat K táblái

Az első aszinkron feladat realizációja a kezdeti állapotba való beállítás nélkül

A realizáció R (RESET) kezdeti állapotba állító logikákkal

A második aszinkron hálózat tervezési mintafeladat Tervezzünk két-bemenetű (X1, X2) „sorrendi ÉS” áramkört. A Z kimenet akkor és csakis akkor 1, ha az X1 bemenet előbb áll 1-re, mint az X2. A tervezést végezzük el a következő állapotot előállító hálózat közvetlen visszacsatolásával, és S-R tárolókkal történő visszacsatolásaal is !

A második ASZ feladat állapottáblája

A második aszinkron mintafeladat összevont állapottáblája

A második aszinkron minta-feladat kódolt állapottáblája

K-táblák a második aszinkron feladathoz

A sorrendi ÉS kapu NÉS-NÉS realizációja